P.S. SkyWater, с которым гугл работает на низком уровне, вроде как кроме кремния ещё предлагает Nb, Ge, V2O5 и даже Carbon Nanotubes Правда скорее всего за дополнительные бабки: https://www.skywatertechnology.com/technology/
P.P.S. Про гуглосиликон мы упоминали в июле 2020 года вот тут
The SKY130 is a mature 180nm-130nm hybrid technology originally developed internally by Cypress Semiconductor before being spun out into SkyWater Technology and made accessible to general industry. SkyWater and Google’s collaboration is now making this technology accessible to everyone!
The SKY130 Process node technology stack consists of;
Support for internal 1.8V with 5.0V I/Os (operable at 2.5V)
Вот это вот периодическое производство чипов спонсируется гуголом:
Quote:
Submit your designs ASAP for the MPW-8 Project. Costs for fabrication, packaging, evaluation boards & shipping are covered by Google. For details, visit https://platform.efabless.com/shuttles/MPW-8
Code:
- November 19, 2022: Project submission is OPEN - December 31, 2022: Project submission is CLOSED at 23:59 PT - April 17, 2023: Wafer fabrication complete, packaging and assembly begins - April 24, 2023: Parts and assembled boards shipped to project owners
P.S. И ещё (возможно устарело):
Quote:
Each project will receive 50 packaged parts and 5 evaluation boards assemblies based on prefixed package and board designs.
На базе TinyTapeout люди сделали GitHub прожэкт, через который можно подготовить отдельный чип для изготовления через efabless по технолгии 180нм от GlobalFoundries и сдать в производство до 5 декабря 2022 года (см. https://platform.efabless.com/shuttles/GFMPW-0) с полной оплатой гуглом
Сейчас он загоняет туда один Wokwi проект такой же как для TinyTapeout (8 входов 8 выходов), но похоже количество IO можно легко увеличить до 28 (так что пользовательских IO 38 штук, но есть рекомендация не использовать 0...7, 35 и 36, что даёт 28)!
P.S. Суть работы через GitHub заключается в том, что в скопированном к себе проекте есть Actions, которые активируются при изменениях в файле info,yaml (в котором перечисляются используемые верилог-файлы либо индекс Workwi дизайна):
Attachment:
Screenshot from 2022-11-24 19-48-18.png [ 104.27 KiB | Viewed 11339 times ]
и эти самые активности прогоняют все этапы генерации GDS-файла (топология чипа) и обновляют репу с результатами работы:
Attachment:
tiny_silicon.jpg [ 72.31 KiB | Viewed 11339 times ]
Вот как раз видео подоспело про то чем отличаются друг от друга спонсируемые гуглом 130-нанометровые процесс SKY130 (заказ MPW-8 и старее) и 180-нанометровый процесс GF180MCUC (экспериментальный заказ GFMPW-0), а также как надо создавать GF180 проект "классическим" способом на своём компьютере:
In August, we released the Process Design Kit (PDK) for the GlobalFoundries 180nm MCU technology platform under the Apache 2.0 license. This open source PDK, resulting from our ongoing pathfinding partnership with GlobalFoundries technology, offers open source silicon designers new capabilities for high volume production, affordability, and more voltage options by including the following standard cells:
Digital standard cells' libraries (7-track and 9-track)
Low (3.3V), Medium (5V, 6V) and High (10V) voltage devices
SRAM macros (64x8, 128x8, 256x8, 512x8)
I/O and primitives (Resistors, Capacitors, Transistors, eFuses) cells' libraries
... The first shuttle GF-MPW-0 will be a test shuttle, with submissions open from Oct. 31, 2022 to Dec. 5, 2022. It will be used as a way to validate together with the community the integration of the new PDK with the open source silicon toolchain and the Caravel harness; further shuttles will have a longer project application window and improved testing.
т.е. нулевой заказ чисто тестовый - суй что хочешь - вот я и заслал свою тестовую схемку из Wokwi
Attachment:
GDS-2.png [ 110.7 KiB | Viewed 11324 times ]
P.P.S. На низком уровне этот дизайн превращается вот в такую схему из стандартных блоков:
Attachment:
Screenshot from 2022-11-26 00-31-42.png [ 48.9 KiB | Viewed 11268 times ]
(это я в текстовом редакторе DOS-нафигатора нарисовал - надо чтоли софт написать, который будет рисовать такое автоматически)
Там к сожалению отсутствует "Transmission Gate" (TG) как библиотечный компонент (т.е. троичных переключателей не нагородить), хотя он и используется внутри блоков с третьим состоянием.
Там же видно, как устроены кастомные чипы (зелёные прямоугольники) - там логика пишется прям на сях и там даже есть возможность рисовать что-то программно
И платные, и бесплатные "шаттлы" от efabless идут с тестовым RISC-V процом и обёрткой под названием "Caravel" (каравелла), которую можно использовать для тестирования своего дизайна (User's Project):
Attachment:
Caravel.jpg [ 160.61 KiB | Viewed 10948 times ]
Quote:
The management SoC includes a RISC-V processor, SRAM and a wishbone bus that extends into the user area for connecting your own peripherals.
Features:
38 programmable IO's
10 mm2 of User Project Area
Diagnostic port including IO configuration and Flash pass-thru access for programming
Users browsing this forum: No registered users and 5 guests
You cannot post new topics in this forum You cannot reply to topics in this forum You cannot edit your posts in this forum You cannot delete your posts in this forum You cannot post attachments in this forum