предлагаю сообществу обратить внимание на реализацию троичной логики многопроводными способами (это гораздо проще реализуемо в железе современного уровня + это уже сейчас может быть внедрено в производство без изменения технологическиъх цепей проектирования)
в отличие от танцев с 2х-полярным питанием, поскольку это мягко говоря не шибко технологично
для синхронной реализации это представляется избыточным
(? по моим предварительным оценкам)
а вот для асинхронной реализации многопроводные системы самое оно
ввиду этого логично было бы обратить внимание на многопроводные реализации асинхронной схемотехники в частности такой раздел как NCL (NULL-convention logic, Theseus Research inc.)
основа NCL - это пороговые элементы с гистерезисом
у нас этим занималась группа Варшавского
ps: если кому будет интересно то у меня есть кое-каие наработки в этом направлении - в частности транзисторные модели пороговых элементов на verilog-е, а так же модели триггера и сумматора (и соответственно базовых 6-тритных сумматора с поледоватлеьным переносом и регистра)
книга по NCL
Wiley-Interscience - Logically Determined Design: Clockless System Design with NULL-Convention Logic