Никак не успокоюсь с "обломом" с 33-м камнем. Вобщем решил просмотреть сначала данный топик (и в даташитах твои отквоченные куски).
На данный момент у меня сложились такие соображения. И думаю в реале дела обстоят именно так
Первый кусок (CPU Control Register, CCR=1Fh).
Т.е. когда 7-й бит равен "0" (по-умолчанию), то происходит деление входной частоты и рабочая частота камня (PHI) меньше входной в два раза.
Когда 7-й бит равен "1", то никакого деления входной частоты не происходит и рабочая частота камня (PHI) равна входной частоте. При этом Zilog-овцы напоминают, что минимальный период у входной частоты не должен выходить за указанную в таблице "AC Characteristics", т.е. 30ns. В этом режиме камень работает на реальных 33МГц
Второй кусок (Clock Multiplier Register, CMR=1Eh).
Здесь тоже все понятно и никаких противоречий (с первой квотой) нет. Когда 7-й бит равен "1", включается режим умножения входной частоты на два. Таким образом входная частота ограничивается (для 33-го камня) 16МГц. Но поскольку включен режим умножения на два, камень (PHI) работает на тех же 32МГц. Это режим по-умолчанию выключен.
Какой регистр использовать (CCR или CMR) для настройки PHI-тактовой зависит от разработчика, какой кварц у него есть. Zilog дает нам выбор
P.S. А при комбинации (если кому-то понадобится такое делать) 7-х битов этих регистров, программер пусть сам прикинет, на какой тактовой будет работать камень.