Ну дык я и написал, что "если заюзать таймер", т.е нога A18 будет юзаться как TOUT. Imho по этой причине (что-то одно - A18 или TOUT) нельзя заюзать таймеры (2шт) полноценно, т.е. чтобы таймеры были в деле и доступ ко всему мегу ОЗУ был. В даташите нигде опровержение вышесказанному не нашел. Печально.
У тебя не возникала идея заюзать "Clocked Serial I/O Port" (пины TXS, RXS, CKS) для SPI интерфейса ?. У меня возникла, но все это еще очень сыро, даже не прикидывал еще подойдет ли этот порт под протокол SPI, пока другие заботы.
P.S. Видео-систему еще не прикидывал (не делал прототип) к своему будущему компьютеру ?.
В инете нашел некую простенькую заготовку (на верилоге), она удобна тем, что в ней используются линуксовые данные разверток, т.е. знакомые тебе строки
"ModeLine "640x400" 25.175 640 664 760 800 400 409 411 450 - sync +vsync"
Поигрался с этой заготовкой (назовем ее vgacore.v) в симуле, после прикрутил к ней адрес для Видео-ОЗУ. Теперь очередь за интерфейсом к м/с памяти (планирую SRAM K6R4008C1D, 512Kx8). Пока собираю инфу по клепанию видео-систем на уровне сигналов, тактов (которой крайне мало).