Joined: 20 Mar 2005 13:41 Posts: 2141 Location: От туда
Shaos wrote:
Осталось узнать как устроено нечто под названием PIA
Ничего интересного. Просто пучок проводов.
А вот схема лапки:
09 Oct 2013 15:04
Shaos
Admin
Joined: 08 Jan 2003 23:22 Posts: 22782 Location: Silicon Valley
FPGA выглядит несколько иначе:
P.S. Не могу без смеха этот австралийский акцент слушать
P.P.S. Поясню, что режет по ушам:
"эф-пей-джи-ай" вместо "эф-пи-джи-эй" (fpga)
"байсикалли" вместо "бейсикалли" (basically)
"анивай" вместо "энивэй" (anyway)
"зай" вмсто "зэй" (they)
"зойс" вместо "зоус" (those)
"компликайтед" вместо "компликейтед" (complicated)
"кентайн" вместо "контейн" (contain)
"тайк" вместо "тейк" (take)
"чандж" вместо "чэндж" (change)
"спайс" вместо "спейс" (space)
"майн" вместо "мэйн" (main)
"вай" вместо "вэй" (way)
и т.д.
P.P.P.S. Я понял - это как масквичи всё говорят на А, а ивановские - на Я
Joined: 20 Mar 2005 13:41 Posts: 2141 Location: От туда
Shaos wrote:
FPGA выглядит несколько иначе:
Shaos wrote:
P.S. Не могу без смеха этот австралийский акцент слушать
То же самое я слышал у англичан. "Вставили? Вроде бы язык изобрели у вас, а вы так разговариваете, что нихрена не понятно!" (С) S.N.A.T.C.H. в Гоблине.
09 Oct 2013 19:27
Shaos
Admin
Joined: 08 Jan 2003 23:22 Posts: 22782 Location: Silicon Valley
У англичан акцент не такой дурацкий - более вычурный чтоли...
P.S. Ещё южно-африканцы доставляют - см. District 9 в оригинале
Который иногда позволяет экономить макроячейки. Обычно выбирается только один провод, но иногда фиттер делает так называемый wide-OR, когда много входов объединяются по ИЛИ. При этом, как мы понимаем, на эту операцию не расходуется ни одной макроячейки. Обычно используется в case с большим числом альтернатив, задающих один и тот-же набор wire. Т.е. макроячейки в этом случае используются только для декодирования каждого варианта case.
Joined: 20 Mar 2005 13:41 Posts: 2141 Location: От туда
b2m wrote:
HardWareMan wrote:
Ничего интересного. Просто пучок проводов.
Который иногда позволяет экономить макроячейки. Обычно выбирается только один провод, но иногда фиттер делает так называемый wide-OR, когда много входов объединяются по ИЛИ. При этом, как мы понимаем, на эту операцию не расходуется ни одной макроячейки. Обычно используется в case с большим числом альтернатив, задающих один и тот-же набор wire. Т.е. макроячейки в этом случае используются только для декодирования каждого варианта case.
А ты посмотри на мой пост про PIA. Там же не зря показаны магистрали как проходящие, а отводы идут на гейты AND, которые управляются конфигурационным ПЗУ (показаны как транзисторы с плавающим затвором).
10 Oct 2013 00:12
KolAnVi
Fanat
Joined: 27 May 2011 04:25 Posts: 79 Location: Perm
He3HauKo wrote:
Насчет реконфигурации, думаю самое место для применения это криптография, работа с хеш-функциями ну и может бить рендеринг!?
Динамическая трансляция. Для новых архитектур актуально, учитывая петатонны наработанного софта.
Почитал темы докладов. Пока не дошли до средств разработки на самой системе, но уже есть операционные системы, даже с динамическим уплотнением задач. Некоторые работы относятся аж к 80-м годам. DFG Schwerpunktprogramm 1148 давала финансирование в 2003-2009, в рамках этой программы было 25 исследований.
Посмотрел результаты одного из компиляторов C to Verilog - LegUp. Пока что Dhrystone там даёт только 1.06 DMIPS/MHz. Как выглядит верилог-файл там, пока не видел.
22 Apr 2014 07:50
Shaos
Admin
Joined: 08 Jan 2003 23:22 Posts: 22782 Location: Silicon Valley
Ранее слышал об cypress psoc как о крутых чипах cpu + pld (такое вроди как действительно было у xilinx с arm ядром), почитал доку и обнаружил что классической программируемой логикой там и не пахнет. Т.е. вот так влоб перевести проект на 2000 LE не удастся потому что там их НЕТУ. Но зато взамен там есть то что именно подходит под название nedo-CORE, т.е. пачка небольших risc процессоров с массивом регистров каждый. Эти процы на бешенной частоте могут эмулировать действие схемы из сотен gate-ов но на меньшей частоте если их соединить в цепь. Ну и к тому же можно аналоговые сигналы обрабатывать так как есть аналоговые блоки.
Users browsing this forum: No registered users and 3 guests
You cannot post new topics in this forum You cannot reply to topics in this forum You cannot edit your posts in this forum You cannot delete your posts in this forum You cannot post attachments in this forum