Список контрибьютеров с графиком активности (вместе со мной их теперь 10): https://github.com/wokwi/wokwi-builders/graphs/contributors
Это случилось потому, что мантейнеры замёрджили мой первый пул-реквест https://github.com/wokwi/wokwi-builders/pull/43
Это фикс для модулей в Wokwi-схеме, написанных на языке Verilog, для чего там используется подсистема Yosys под названием CXXRTL и как оказалось там есть некоторые тонкости с произвольным доступом к точкам внутри скомпилированного модуля, а именно выходам, которые в некоторых случаях "отваливались" и Wokwi-схема выдавала там нули...
You do not have the required permissions to view the files attached to this post.
Я тут за главного - если что шлите мыло на me собака shaos точка net
Shaos wrote:Кстати если кто не понял зачем в симуляторе воткнуты джамперы и 7-сегментный индикатор так это просто изображает как оно потом на тестовой плате будет работать:
На самом деле вот так будет выглядеть платка для TT1,2,3:
unnamed(1).jpg
(а вот платки для TT3.5 и TT4 будут уже другими т.к. там кроме 8 входов и 8 выходов появляются 8 двунаправленных сигналов управляемых из схемы)
You do not have the required permissions to view the files attached to this post.
Я тут за главного - если что шлите мыло на me собака shaos точка net
Shaos wrote:Кстати если кто не понял зачем в симуляторе воткнуты джамперы и 7-сегментный индикатор так это просто изображает как оно потом на тестовой плате будет работать:
На самом деле вот так будет выглядеть платка для TT1,2,3:
Вот оно какое на самом деле (недавно пришло)
You do not have the required permissions to view the files attached to this post.
Я тут за главного - если что шлите мыло на me собака shaos точка net
Например, в продаже нет интегрированных цифровых КВ-трансиверов со встроенной демодуляцией. Для УКВ и СВЧ - полно (типа Si4463 и т.п.). А для КВ рынок, видимо, очень мал и такое производство бы не окупилось.
upd:
TinyTapout таки сделали Transmission Gate и аналоговые мультиплексоры!
Shaos wrote: 07 Mar 2025 21:27
Несмотря на закрытие eFabless ребята из TinyTapout не закрываются и ищут альтернативные пути заказа микросхем!
TT10 они пробуют сделать через некий европейский заводик IHP, однако у него очень своеобразная политика:
... We have extended the submission deadline to 12th March, 21:00 CET, and taken all the Verilog code of all the designs we can, and port them to IHP. Due to restrictions of the free open source IHP shuttle, we won’t be able to ship chips outside the EU and the chips will be on loan. Verilog only submission means no custom GDS like analog or mixed signal. For people wanting to experiment with custom OpenLane / SDC configurations for IHP, we will allow pull requests on the new repository, but we can’t guarantee that we’ll use them.
т.е. рассылка чипов только в европейский союз и только "в долг" (т.е. чипы авторам НЕ принадлежат и по-видимому должны быть возвращены), принимается только двоичный верилог и никаких аналоговых или смешанных блоков...
Я тут за главного - если что шлите мыло на me собака shaos точка net