

Увеличить
Здесь нет только 555ЛН1, работающих после порта 580ВВ55 на индикатор, АЦП и
"сомнительной" микросхемы.

Но можно начинать отрисовку, если кого-либо ещё, кроме меня, эта схема интересует...

Moderator: Shaos
тут их много, но дорогие они, собаки - может поэтому в Россию их и не везут ибо никто покупать не будет, см. например этот:Lavr wrote:А мне ни разу с RS-232 интерфейсом дисплеи не попадались...
SPI - навалом, I2C - тоже видел, и "1 вая" - редко, но случаются.
А вот чтобы RS-232 прямо у дисплейчика был интерфейс - ни разу не встречал!
Я не слишком ошибаюсь, что именно такая мысль реализована в шине VESA ?jdigreze wrote:Меня давно мысль гложет, как бы умудриться запустить пень-раз чтобы частота выборки из памяти была равна частоте ядра. По идее это бы дало нехилый прирост производительности на больших объемах данных при совместимости с огромным количеством ПО.
Я в общем- то вспомнил про "Формирование сигнала AR для К1801ВМ2" с помощьюLavr wrote:Возможно, на регистре сдвига сделана точная потактовая задержка
ЦПУ при обращении к памяти и УВВ?
Code: Select all
--------------------------------
00000-07FFFh| 32K | | | RAM
08000-0FFFFh | 64K | | RAM (зеркало)
10000-17FFFh | 128K | RAM (зеркало)
18000-1FFFFh | | RAM (зеркало)
-------------------------------| 256K RAM (зеркало)
20000-27FFFh| 32K | | | RAM (зеркало)
28000-2FFFFh | 64K | | RAM (зеркало)
30000-37FFFh | 128K | RAM (зеркало)
38000-3FFFFh | | RAM (зеркало)
--------------------------------
40000-47FFFh
48000-4FFFFh
50000-57FFFh
58000-5FFFFh
-------------------------------- 512К не используются
'''
--------------------------------
C0000-C7FFFh| 32K | | | ROM
C8000-CFFFFh | 64K | | ROM (зеркало)
D0000-D7FFFh | 128K | ROM (зеркало)
D8000-DFFFFh | | ROM (зеркало)
-------------------------------| 256K ROM (зеркало)
E0000-E7FFFh| 32K | | | ROM (зеркало)
E8000-EFFFFh | 64K | | ROM (зеркало)
F0000-F7FFFh | 128K | ROM (зеркало)
F8000-FFFFFh | | ROM (зеркало)
--------------------------------
FFFF0H - адрес старта по включению питания
Code: Select all
00000H - ПОРТ А ППА
ххххх
ххххх
ххххх
00004H - ПОРТ В ППА
ххххх
ххххх
ххххх
00008H - ПОРТ С ППА
ххххх
ххххх
ххххх
0000СH - РУС ППА
ххххх
ххххх
ххххх
00010H - DATA REG USART1
ххххх
ххххх
ххххх
00014H - COMMAND REG USART1
ххххх
ххххх
ххххх
00018H - DATA REG USART1
ххххх
ххххх
ххххх
0001CH - COMMAND REG USART1
ххххх
ххххх
ххххх
00020H - DATA REG USART2
ххххх
ххххх
ххххх
00024H - COMMAND REG USART2
ххххх
ххххх
ххххх
00028H - DATA REG USART2
ххххх
ххххх
ххххх
0002CH - COMMAND REG USART2
ххххх
ххххх
ххххх
00030H - FREE
ххххх
ххххх
ххххх
00034H - FREE
ххххх
ххххх
ххххх
00038H - FREE
ххххх
ххххх
ххххх
0003CH - FREE
Далее эта карта повторяется зеркально во всём
пространстве УВВ.
С VESA я не сталкивался вообще, потому не знаю.Lavr wrote:Я не слишком ошибаюсь, что именно такая мысль реализована в шине VESA ?jdigreze wrote:Меня давно мысль гложет, как бы умудриться запустить пень-раз чтобы частота выборки из памяти была равна частоте ядра. По идее это бы дало нехилый прирост производительности на больших объемах данных при совместимости с огромным количеством ПО.