Для сравнения с трёхуровневым троичными S0S1S2-триггерами, приведёнными в двух постах выше, ниже приведена функциональная схема трёхбитного троичного S0S1S2-триггера на 3-х двоичных логических элементах 4ИЛИ-НЕ (4-in NOR, NOR4, FunctionBinary4-inputNonsymmetric1, FB4N1)) в
онлайн HTML5-версии симулятора электронных схем Circuit Simulator:
Ternary 3-bit S0S1S2-trigger.JPG
Открыть модель в онлайн HTML5-версии симулятора электронных схем Circuit Simulator.
В реальных схемах, на уровне транзисторов или других усилительно-переключающих элементов, биполярные или полевые транзисторы или другие усилительно-переключающие элементы одновременно выполняют и функции компараторов и логические функции и функции аналоговых ключей. Какие из функций и как следует объединять, а какие из функций и как разъединять решают разработчики триггеров на элементном уровне.
1. В трёхбитном троичном S0S1S2-триггере 12 компараторов, т.е. на 4 компаратора больше, чем в трёхуровневых троичных S0S1S2-триггерах, приведённых выше.
2. В трёхбитном троичном S0S1S2-триггере все компараторы одинаковые с напряжением сравнения 2,5 Вольта, в трёхуровневых троичных S0S1S2-триггерах же приведённых выше половина компараторов с напряжением сравнения 5Вольт*1/3=1,66...Вольта, а вторая половина с напряжением сравнения 5Вольт*2/3=3,33...Вольта.
3. В трёхбитном троичном S0S1S2-триггере 3 аналоговых ключа, что на 1 аналоговый ключ меньше, чем в трёхуровневых троичных S0S1S2-триггерах приведённых выше.
4. В трёхбитном троичном S0S1S2-триггере 3 4-х входовых логических элемента, в трёхуровневых троичных S0S1S2-триггерах же приведённых выше 4 2-х входовых логических элемента, т.е. на 1 логический элемент больше, чем в трёхбитном троичном S0S1S2-триггере.
5. Схема управления трёхбитным троичным S0S1S2-триггером состоит из 3-х переключателей, схема же управления трёхуровневым троичным S0S1S2-триггером состоит из 4-х переключателей, т.е. на 1 переключатель больше, чем в трёхбитном троичном S0S1S2-триггере.
6. Схема управления трёхбитным троичным S0S1S2-триггером проще, чем схемы управления трёхуровневыми троичными S0S1S2-триггерами, приведёнными выше.
7. Быстродействие трёхбитного троичного S0S1S2-триггера выше быстродействия трёхуровневых троичных S0S1S2-триггеров, приведённых выше, из-за большего быстродействия трёхбитной физической системы передачи данных по сравнению с трёхуровневой физической системой передачи данных.
Код модели:
Ternary 3-bit S0S1S2-trigger.txt
При установленной на компьютере Java-машине и установленной автономной версии симулятора электронных схем Circuit Simulator v1.6i модель можно загружать и в автономную версию симулятора электронных схем Circuit Simulator v1.6i, которая работает быстрее, чем онлайн-версия.
You do not have the required permissions to view the files attached to this post.